
CD4011B 数据表、产品信息和支持 | 德州仪器 TI.com.cn
TI 的 CD4011B 是一款 4 通道、双输入、3V 至 18V 与非门。 查找参数、订购和质量信息.
CD4011B data sheet, product information and support | TI.com
TI’s CD4011B is a 4-ch, 2-input, 3-V to 18-V NAND gates. Find parameters, ordering and quality information.
The CD4011B, CD4012B, and CD4023B types are supplied in 14-lead hermetic dual-in-line ceramic packages (F3A suffix), 14-lead dual-in-line plastic packages (E suffix), 14-lead small-outline packages (M, MT, M96, and NSR suffixes), and …
CD4011芯片功能介绍,CD4011引脚图及作用,一文教你读 …
CD4011 芯片 带有 四个独立的与非门。 需要注意的是,该 IC 的输出电压和工作电压是相等的。 该芯片广泛用于许多电路中,包括 mp3 播放器、AV 接收器、蓝光播放器和家庭影院。 如果你想将此芯片用作逻辑反相器,你可以将 NAND 门重新配置为 NOT 门。 更短的转换时间使该器件成为高速应用的最佳选择。 该器件的 典型工作电压为 5V,采用 14 引脚 PDIP 、 GDIP 和 PDSO 封装。 工作电压范围为 -55 至 125C,传播延迟时间为 60ns。 器件以正逻辑执行布尔函数 Y = A × B …
CD4011B 是单片宽电压范围CMOS集成电路,因此具有低功耗、抗干扰和使用灵活性强的优点。 它具有对称的源和漏电流驱动能力,符合CD4000B系列输出驱动器标准。 这些驱动器也可以将输 …
The CD4011B, CD4012B, and CD4023B types are supplied in 14-lead hermetic dual-in-line ceramic packages (F3A suffix), 14-lead dual-in-line plastic packages (E suffix), 14-lead small-outline packages (M, MT, M96, and NSR suffixes), and …
4011B Datasheet (PDF) - NXP Semiconductors
The HEF4011B provides the positive quadruple 2-input NAND function. The outputs are fully buffered for highest noise immunity and pattern insensitivity of output impedance. Heyco. Potato Semiconductor Co...
CD4011工作原理及引脚图,功能,参数,作用详解 - ic37.com
2019年4月13日 · CD4011是应用广泛的数字IC之一,它们内含4个独立的2输入端与非门,其逻辑功能是:输入端全部为“1”时,输出为“0”;输入端只要有“0”,输出就为“1”,当两个输入端都为0时,输出是1。 CD4011内部为4组与非门,供电为14正,7负,123脚是一组与非,12脚同时高电平,3脚为低电平,12脚别的状态3脚都是高电平,另外三组在电路中为反相器,也就是11脚和3脚是相反的,3高11低,3低11高,1脚外接光控,2脚为触发延时。 CD4011属于数字电路,当将 …
CD4011B | 购买 TI 器件 - 德州仪器 TI.com.cn
CD4011B, CD4012B, and CD4023B NAND gates provide the system designer with direct implementation of the NAND function and supplement the existing family of CMOS gates. All inputs and outputs are buffered.
CD4011中文资料 (功能,真值表,引脚图及电气参数)
2016年10月28日 · (1)当X=0、Y=0时,将使两个NAND门之输出均为1,违反触发器之功用,故禁止使用。 如真值表第一列。 (2)当X=0、Y=1时,由于X=1导致NAND-A的输出为”1”,使得NAND-B的两个输入均为”1”,因此NAND-B的输出为”0”,如真值表第二列。 (3)当X=1、Y=0时,由于Y=0导致NAND-B的输出为”1”,使得NAND-1的两个输入均为””1,因此NAND-A的输出为”0”,如真值表第三列。 (4)当X=1、Y=1时,因为一个””1不影响NAND门的输出,所以两个NAND门的输 …