
The goal of this document is to enable customers to construct a board layout design using the Serializer-Deserializer (SERDES) interface on Intel Gigabit Ethernet (GbE) controllers. A typical application using the SERDES interface is a GbE fiber design where the electrical interface connects to an optical module.
SFP光模块和4通道SerDes千兆以太网解决方案 - focus-efc.com
安捷伦科技目前为千兆以太网应用提供的是HDMP-1687,一个四通道SerDes,和最新的光模块HFBR-5701L/5710L。 HFBR-5701L同时遵从千兆以太网标准(IEEE 802.3)和光纤通道标准 (100-M5-SN-I和100-M6-SN-I),而HFBR-5710L只遵从千兆以太网标准(IEEE 802.3)。 这两个光模块都遵从小封装可插拔(SFP)多源协议(MSA)。 SFP光模块可以在主系统不断电的情况下向主机中插入或者拔出,这也就是可控热插拔。 而且LC光纤连接器进一步减小了SFP的尺寸。 …
1.1 Serializer/Deserializer (SerDes) Interface The 82545 and 82546 components support a SerDes-to-SerDes interface. For more information on designing an application using SerDes, consult the Designing SerDes-SerDes Interface with Intel® 82546GB Gigabit Ethernet Controller Application Note.
SerDes知识详解(非常受启发的一篇文章) - CSDN博客
2019年5月31日 · FPGA的SerDes PLL一般有8x,16x,10x,20x,40x模式,以支持常用的SerDes接口协议。比如PCIExpress工作在5Gbps, 在40x模式下需要提供125MHz的片外参考时钟,20x模式下需要提供250MHz的片外参考时钟。
SERDES 是英文SERializer( 串行器)/DESerializer( 解串器)的简称。 它是一种时分多路复用(TDM) 、点对点的通信技术,即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。 这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,从而减少了传输线之间的干扰,增大了背板传输距离,并且大大降低通信成本。 同时带来了诸如减少布线冲突、降低开关噪声、更低的功 …
SerDes原理与应用-CSDN博客
2017年11月14日 · serdes 技术通常使用在点对点传输场景下,例如在芯片之间、板卡之间或机箱之间,因为这些场景需要传输大量的数据以及较长的距离和高速率。serdes 技术可以通过降低线路数量和减小线路长度来提供高速、可靠的数据传输。
作个简单的比较,一个SerDes 通道(channel)使用4 个引脚(Tx+/-,Rx+/-), 目前的FPGA 可 以做到高达28Gbps。而一个16bits 的DDR3-1600 的线速率为1.6Gbps*16 = 25Gbps,却需要 50 个引脚。此对比可以看出SerDes 在传输带宽上的优势。 相比源同步接口,SerDes 的主要特点包括:
The RTG4 FPGA high-speed SerDes is a hard IP block on chip that supports rates up to 5 Gbps. The SerDes block offers embedded protocol support for PCIe, SRIO, XAUI, SGMII, EPCS, and so on.
Serializer-Deserializer (SERDES) interface on Intel Gigabit Ethernet (GbE) controllers. A typical application using the SERDES interface is GbE fi ber design where the electrical interface connects to an optical module. However, another possible …
深入理解SERDES接口 - CSDN博客
2017年10月29日 · 本文将深入探讨基于HR03系列FPGA实现的8b/10b SERDES接口设计的细节与关键技术。 首先,要理解8b/10b编码技术在SERDES通信中的重要性。8b/10b编码是一种将8位数据转换为10位传输符号的技术,目的是为了保证信号的...