
模拟集成电路设计系列博客——8.4.2 时间-数字转换器 - sasasatori
2024年7月3日 · 插值型tdc也是一种可以减少延时单元数量的同时提升分辨率的架构,类似于adc中的插值型adc架构,通过电阻/晶体管/二极管对延时单元进行二次插值。 具体来说,如下图所示,在两个延时单元之间通过匹配的两个电阻,可以实现对基础分辨率的二插值,从而将 ...
Chapter 5 Time-to-digital converters - 知乎 - 知乎专栏
在深亚微米 cmos 技术尚未问世时,曾使用过两种类型的 tdc,即基于计数器的 tdc 和基于 adc 的 tdc。 如果不需要高分辨率(通常大于 1 ns),基于计数器的 TDC 就足以满足转换要求。
FPGA实现TDC算法 - LogicJ
2025年1月13日 · 本文介绍了FPGA实现TDC算法。提出两种提高精度的方案:Serdes接口(LVDS和GT接口)和内部进位链。重点描述了进位链的工作原理、级联方法及其校准(平均校准和逐位校准)。最后,详细介绍了该算法的系统和模块设计。
[FPGA/VerilogHDL/Xilinx]基于IDELAYE3的TDC设计 - 知乎 - 知乎专栏
基于idelaye3的tdc设计 基于FPGA实现TDC的方式多种多样,常见的有多相位时钟采样、抽头延迟线等等方式,抽头延迟线方式可以基于carrychain的方式实现,也可以基于IDELAYE3的方式实现,原理上较为相似, 详细设计 差异较大。
TDC学习--Time-to-Digital Converter Basics(二) - CSDN博客
2022年4月19日 · 本文介绍了第二代时间到数字转换器(TDC)——全数字TDC,它避免了模拟转换,充分利用数字电路的优势。 讨论了基本测量原理,包括插值法提高分辨率和数字延迟线TDC、反相器延时链TDC的工作方式。 同步与异步测量方法的比较也进行了探讨,指出它们各自适用的场景。 正文内容均来自于Henzler于2010年发表的《Time-to-Digital Converters》。 文中所有内容都是我个人对上述文献的一些总结,我还很菜,如有错误,敬请指正。 上次说到第一代 TDC 为 …
模拟数据采集卡之ADC&TDC 模拟&时间/数字转换器组合应用选型 …
2023年3月16日 · 时间数字转换器(TDC)是专门用来测量信号之间的时间间隔的设备。TDC-GP22是由acam-messelectronic gmbh公司生产的一款时间数字转换器芯片,能够提供高精度的时间测量功能,主要应用在激光测距仪中。激光测距仪是一...
基于FPGA的TDC(数字时间转换)设计 - CSDN博客
2020年4月17日 · 高精度脉冲式激光测距的精度与时间数字转换器(tdc)的精度密切相关,基于现场可编程门阵列(fpga)的多通道tdc可有效降低系统的复杂度、提高测量效率。
“秒表”的设计-Time-to-DigitalConverter-TDC浅析原理与公式化
2023年4月21日 · 下图的TDC结构是建立在R.Nutt1968年提出的延迟线结构基础之上,利用信号通过逻辑门电路的绝对传输时间提出的一种时间测量方法。 Delay Line由多个BUffer单元组成,buffer加Stop的信号用来进行Flip-Flop的触发。
5.1 专题---TDC时间转换技术 - 百度文库
• TDC技术广泛的应用于时频测量、航空航 天、卫星导航、雷达定位、激光测距、核 物理和粒子物理探测等领域,并且这些领 域的先进水平与时间间隔测量的精度密切 相关。 • 本课程中的科式流量计相位差测量、超声 流量计、行程回差式物位计(超声、雷达、 激光)等也将应用。 1 原理:START信号延迟链: STOP信号延迟链: 2 2 1 ? 二者需要满足: 设延迟链门电路数量为n,则被测时间间隔为.
硬件工程 TDC学习--Time-to-Digital Converter Basics(一)
先通过脉冲信号发生器,将Start(时间起始信号)和Stop(时间结束信号)之间的时间间隔装化成脉冲信号(如波形Vp),再通过积分器,将脉冲信号转化成电压信号传递给ADC,最后输出数字信号。 假设ADC位数为N,则该TDC的动态范围. 由上式可见,当TDC测量的范围越大,由于ADC的位数固定,所以TDC的分辨率也就越低。 长时间的测量需要分两个阶段来进行:长时间间隔的粗量化(由时钟周期数得出),以及粗量化之后剩余部分的细量化(由上述结构得出)。 有几个 …
- 某些结果已被删除